FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
登录
芯片设计预备役

芯片设计预备役

71.20K
总数:7
9回答

研究生方向是‘近似计算’或‘存内计算’,这个非常前沿的方向,未来在芯片行业好找工作吗?

导师的课题是关于存内计算或近似计算的,听起来很前沿,发论文可能容易点。但很担心毕业后的就业问题,因为感觉工业界目前大规模应用的还是传统数字设计。…
其他
1个月前
0
5回答

想用FPGA实现一个‘全数字锁相环(ADPLL)’,其中‘数字环路滤波器’的设计,除了用PID,还有哪些更优的数字控制算法(如卡尔曼滤波)值得尝试?

在做ADPLL的课题,核心是数字环路滤波器(DLF)。教科书和大多数资料都用的是PID或者其变种。但看到一些论文提到可以用更高级的控制算法,比如…
其他
26天前
0
5回答

2026年,对于想进入‘汽车芯片’领域的数字IC/FPGA工程师,除了功能安全(ISO 26262)知识,还需要提前了解哪些汽车电子标准和开发流程(如AUTOSAR)?

汽车芯片是当前热点,但门槛好像很高。除了常听说的功能安全,在真实的汽车芯片开发项目中,数字前端和FPGA工程师需要与软件团队如何协作?需要了解A…
其他
26天前
0
4回答

使用开源工具‘Verilator’进行大型数字IC设计的快速仿真,相比商业仿真器(如VCS),其性能瓶颈通常在哪里?适合在项目哪些环节使用?

在做一个学校的芯片设计项目,规模不大但仿真很慢。听说Verilator速度很快,想尝试引入工作流。但不确定它处理大型设计(比如带多个IP的SoC…
其他
22天前
0
10回答

2026年春招,对于仅有FPGA项目经验但想应聘数字IC设计岗位的应届生,如何在简历和面试中有效转化并突出自身优势,弥补没有流片经验的短板?

我是2026届硕士毕业生,研究生期间主要做基于FPGA的通信算法加速和图像处理项目,用的是Verilog/SystemVerilog,对数字电路…
其他
18天前
0
9回答

2026年,想用FPGA实现一个‘轻量级RISC-V处理器软核并运行RT-Thread’作为毕业设计,在实现中断控制器、外设总线以及软件移植时,如何平衡处理器性能与FPGA资源消耗?

我的毕设题目计划是:基于FPGA实现一个能运行RT-Thread实时操作系统的RISC-V软核。处理器核心打算用开源的(比如VexRiscv或P…
其他
3天前
0
10回答

2026年,芯片行业热议的‘开源芯片’与‘敏捷开发’,对于中小公司或初创团队的IC设计工程师而言,实际参与或使用像OpenROAD、Chisel这样的工具链,真的能降低开发成本和门槛吗?有哪些坑要注意?

最近看到很多关于开源EDA(如OpenROAD)和高级硬件构造语言(如Chisel/Breeze)的讨论,说是能降低芯片设计门槛,适合创业。我目…
其他
1天前
0