Verilog 入门教程(零基础、教材版)
第一章 Verilog简介
[收起]什么是Verilog HDL? 历史 主要能力 习题
第二章 Verilog HDL入门指南
[收起]模块 时延 数据流描述方式 行为描述方式 结构化描述形式 混合设计描述方式 设计模拟 习题
第三章 Verilog语言要素
[收起]标识符 注释 格式 系统任务和函数 编译指令 值集合 数据类型 参数 习题
第四章 Verilog中的表达式
[收起]操作数 操作符 表达式种类 习题
第五章 门级电路模型化
[收起]内置基本门 多输入门 多输出门 三态门 上拉、下拉电阻 MOS开关 双向开关 门时延 实例数组 隐式线网 简单示例 2-4解码器举例 主从触发器举例 奇偶电路 习题
第六章 Veriolg HDL的编码风格
[收起]一般的命名规则 文件格式组织 端口定义 文件头部 提倡运用注释 错误代码举例
第七章 设计练习进阶(10个设计例子和分析)
[收起]单的组合逻辑设计 简单时序逻辑电路的设计 利用条件语句实现较复杂的时序逻辑电路 设计时序逻辑时采用阻塞赋值与非阻塞赋值的区别 用always块实现较复杂的组合逻辑电路 在Verilog HDL中使用函数 在Verilog HDL中使用任务(task) 利用有限状态机进行复杂时序逻辑的设计 利用状态机的嵌套实现层次结构化设计 通过模块之间的调用实现自顶向下的设计
评论
A 为本文作者,G 为游客总数:0