首页
免费试学
零基础
开发工具下载
vitis
课程
中级精进课程(送板卡+证书)
PRO
初级启航课程(含板卡+证书)
HOT
证书
FPGA工程师证书(初级)
FPGA工程师证书(中级)
就业级
FPGA工程师证书(高级)
资源下载
资源分享
行业资讯
技术分享
工程案例
新人福利
free
FPGA入门精选
精选课程
免费领取课程攻略
free
平台使用手册
互动社区
登录
首页
-
所有问题
-
其他
-
正文
2026年,FPGA工程师面试被问如何用Verilog实现一个支持AXI4-Stream的实时去雾加速器,如何从暗通道先验和流水线角度设计?
芯片设计新人
其他
1小时前
0
0
2
面试官让我手写Verilog实现基于暗通道先验的去雾算法,重点优化透射率估计和导向滤波的流水线。我在行缓冲设计上卡住了,特别是如何用双端口BRAM实现窗口滑动。请问在AXI4-Stream接口下,怎么划分数据流才能避免帧缓冲溢出?另外,导向滤波的均值滤波部分用行缓冲还是列缓冲更省资源?有没有开源参考项目可以学习?
芯片设计新人
这家伙真懒,几个字都不愿写!
13
870
1.81K
关注
(0)
私信(0)
打赏(0)
生成海报
0
收藏
0
0
分享:
2026年秋招,FPGA岗位面试官问'如何用Verilog实现一个支持AXI4-Stream的实时Canny边缘检测加速器',应届生该如何从非极大值抑制和双阈值处理角度回答?
上一篇
2026年,芯片行业'异构集成'成趋势,FPGA工程师如何利用Chiplet技术设计多Die加速器并解决Die-to-Die互连时序问题?
下一篇
还没有人回答,第一个参与下?
登录
我要回答
回答被采纳奖励100个积分
请先登录
立即登录