2026年,全国大学生集成电路创新创业大赛(集创赛)备赛,选择‘基于FPGA的毫米波雷达信号处理(如FMCW测距测速)系统’作为题目,在实现中频信号采集、FFT频谱分析和恒虚警(CFAR)检测时,如何利用FPGA的并行性实现实时处理并保证检测精度?
我们团队准备参加2026年的集创赛,选题方向是毫米波雷达信号处理。计划用FPGA实现FMCW雷达的中频信号采集、2D-FFT(距离维和速度维)以及CFAR目标检测。我们知道实时性是关键,但FPGA资源有限。在实现过程中,如何设计高效的硬件架构来并行处理大量的FFT运算?CFAR检测算法在硬件实现时有哪些可以优化的点(比如滑动窗口的并行计算)?如何平衡处理速度和资源消耗,同时保证在复杂杂波环境下的检测精度?求有相关项目经验的大神分享思路。