2026年秋招,FPGA工程师面试中关于‘高速接口(如PCIe, Ethernet)’的题目,除了协议基本概念,现在是否会深入考察‘PCS/PMA层实现细节’、‘链路训练与均衡(LTSSM, EQ)’以及如何用FPGA的GT/Transceiver资源进行实际调试与眼图优化?
准备2026年秋招的FPGA工程师岗位,看到很多公司(尤其是做数据中心、通信设备的)都要求熟悉高速接口。我自学过PCIe和以太网的基本协议,但仅限于理论。想请教一下,现在的面试会不会深入到硬核的实现层面?比如PCIe的PCS/PMA具体是怎么用FPGA的GT资源实现的?链路训练(LTSSM)各个状态机如何配合?实际调试中如何通过IBERT这类工具优化眼图?对于以太网,是否会问到如何实现PCS的64B/66B编码、对齐,以及SerDes的均衡设置?感觉这些才是工程实践的核心,但资料比较零散,不知从何准备起。我要回答answer.notCanPublish回答被采纳奖励100个积分