2026年,全国大学生电子设计竞赛,如果选择‘基于FPGA的实时数字信号发生器与频谱分析仪’作为题目,在实现高精度DDS和FFT时,如何用低成本FPGA资源同时满足高频率分辨率与高更新率?
今年准备参加电赛,想挑战一个结合信号发生和频谱分析的题目。核心难点在于,既要产生高精度、高稳定度的信号(比如用DDS),又要对产生的信号做实时频谱分析(用FFT)。对于Artix-7这类资源有限的入门FPGA,如何在DDS的相位累加器精度、ROM表大小,以及FFT的点数、蝶形运算单元复用之间做权衡?另外,如何设计数据流和控制逻辑,让信号发生和频谱分析能协同工作,不产生瓶颈?希望有经验的学长学姐能给些架构设计上的建议。我要回答answer.notCanPublish回答被采纳奖励100个积分