Verilog小白在路上
双非硕士搞 FPGA 想冲大厂,学校这块确实会吃点亏,但真不是没机会。我身边就有几个双非同学最后去了海思、大疆这些地方,关键还是得把技能树点对。
别光盯着那些 985 面经焦虑,那玩意儿看多了容易自我怀疑。你得琢磨一下,公司招人进去是要干活的,尤其是 FPGA 这种偏工程的岗位,能不能出活、基础扎不扎实,比学校牌子有时候更实在。
我的建议是,基础和项目两手都得硬,但时间分配要有策略。基础知识是底线,笔试和一面经常考,数电、Verilog、时序分析、跨时钟域处理这些,必须滚瓜烂熟。经典书籍像《Verilog 数字系统设计教程》《FPGA 之道》得多翻几遍,理解透了。手撕代码这个,每天抽点时间练练,保持手感,重点练状态机、FIFO、数据搬运这类常考题。
项目经历是你的王牌,用来弥补学校短板。光靠课程设计那种小打小闹不够看,最好能有一两个深度的、能讲清楚来龙去脉的项目。参加竞赛是个好路子,像研电赛、集创赛,如果能拿奖,简历很加分。没条件参赛的话,就自己找点有挑战性的东西做,比如用 FPGA 实现一个图像处理 pipeline、或者做个软核处理器上去跑个简单程序。关键不在于多复杂,而在于你思考的深度,遇到什么问题、怎么解决的、优化了哪些指标,这些面试官最爱问。
实习经历太重要了,尤其是对双非同学来说,它是一块绝佳的跳板。有大厂实习经历,相当于给你的能力做了个背书,能极大冲淡学校背景的影响。而且实习能接触到工业级的流程和问题,这是在学校闭门造车学不到的。提前半年就开始关注招聘信息,海投简历,别怕被拒。
求职策略上,别只死磕最顶尖的那几家。可以有个梯度,头部大厂冲一冲,中型的芯片公司、有 FPGA 需求的终端公司(比如一些车企、通信设备公司)也多投投,这些地方机会可能更多,而且进去了以后积累经验,将来再跳也是个路子。面试的时候,自信点,把你在项目和基础上下过的功夫清晰地展现出来,让人感觉你虽然学校一般,但绝对是个能干活、肯钻研的人。
这条路不容易,得比别人多花不少力气,但方向对了,坚持下去肯定能看到机会。
