首页
免费试学
零基础
开发工具下载
vitis
课程
中级精进课程(送板卡+证书)
PRO
初级启航课程(含板卡+证书)
HOT
证书
FPGA工程师证书(初级)
FPGA工程师证书(中级)
就业级
FPGA工程师证书(高级)
资源下载
资源分享
行业资讯
技术分享
工程案例
新人福利
free
FPGA入门精选
精选课程
免费领取课程攻略
free
平台使用手册
互动社区
登录
首页
-
所有问题
-
其他
-
正文
2026年,FPGA工程师在AI边缘计算中如何用HLS快速部署一个YOLOv5s目标检测加速器?
逻辑设计新手
其他
6小时前
0
0
4
最近AI边缘计算很火,公司要求用FPGA部署YOLOv5s做实时检测。我用HLS写卷积和池化层,但资源占用超标,帧率只有15fps。请问如何优化数据流和量化精度,比如用INT8替代FP32,或者用Vitis AI工具链?有没有开源项目参考,能实现在Zynq上达到30fps以上?
逻辑设计新手
这家伙真懒,几个字都不愿写!
2
23
700
关注
(0)
私信(0)
打赏(0)
生成海报
0
收藏
0
0
分享:
2026年,FPGA工程师如何用Verilog实现一个支持AXI4-Stream的实时视频缩放加速器(双线性插值),并优化行缓冲和流水线延迟?
上一篇
2026年,FPGA工程师面试高频题:如何用Verilog实现一个支持AXI4-Stream的实时FIR滤波器,并优化多抽头流水线?
下一篇
还没有人回答,第一个参与下?
登录
我要回答
回答被采纳奖励100个积分
请先登录
立即登录