FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
登录
首页-所有问题-其他-正文

2026年,FPGA工程师如何用Verilog实现一个支持AXI4-Stream的实时图像去雾加速器,并优化暗通道先验的流水线?

芯片设计小白芯片设计小白
其他
2小时前
0
0
7
最近在面试AI芯片公司,被问到一个很实际的问题:如何用Verilog实现一个支持AXI4-Stream的实时图像去雾加速器,基于暗通道先验算法。我有点懵,因为以前只做过简单的图像处理,对去雾算法的硬件映射不熟。面试官特别强调了要优化暗通道计算的流水线,比如最小值滤波和透射率估计。请问各位大佬,从行缓冲和数据复用角度,怎么设计才能保证实时性?
芯片设计小白

芯片设计小白

这家伙真懒,几个字都不愿写!
147641.91K
分享:
2026年,FPGA工程师如何用Verilog实现一个支持AXI4-Stream的实时中值滤波加速器,并优化排序网络的流水线?上一篇
2026年,AI芯片公司面试问如何用Verilog实现一个支持AXI4-Stream的实时直方图均衡化加速器,应届生该如何从行缓冲和流水线划分角度回答?下一篇
FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
还没有人回答,第一个参与下?
我要回答
回答被采纳奖励100个积分
FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
请先登录