首页
免费试学
零基础
开发工具下载
vitis
课程
中级精进课程(送板卡+证书)
PRO
初级启航课程(含板卡+证书)
HOT
证书
FPGA工程师证书(初级)
FPGA工程师证书(中级)
就业级
FPGA工程师证书(高级)
资源下载
资源分享
行业资讯
技术分享
工程案例
新人福利
free
FPGA入门精选
精选课程
免费领取课程攻略
free
平台使用手册
互动社区
登录
首页
-
所有问题
-
其他
-
正文
跨时钟域 CDC 总听说要小心,但具体怎么设计才靠谱?
电子技术探索者
其他
2天前
0
0
7
项目里开始接触两个不同时钟域的数据交互,比如一个是外设输入时钟,一个是系统主时钟。看资料说要做 CDC 处理,有双打拍、异步 FIFO、灰码计数器等等,但不知道在什么场景该选哪一种。比如:1bit 标志信号、短脉冲信号、多 bit 总线、数据流这几类情况,工程上分别推荐用什么方案?有没有一个比较清晰的判断思路和典型代码模板?
电子技术探索者
这家伙真懒,几个字都不愿写!
14
860
1.91K
关注
(0)
私信(0)
打赏(0)
生成海报
0
收藏
0
0
分享:
做 FPGA 图像处理项目,最低要掌握哪些基础?
上一篇
做 FPGA 项目时,时序约束到底该什么时候学?
下一篇
还没有人回答,第一个参与下?
登录
我要回答
回答被采纳奖励100个积分
请先登录
立即登录