FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
登录
首页-所有问题-其他-正文

2026年,做‘基于FPGA的实时视频流JPEG压缩’毕设,如何用Zynq实现DCT变换和熵编码的流水线加速,并控制延迟在1帧以内?

EE学生一枚EE学生一枚
其他
2小时前
0
0
3
我毕设选题是基于FPGA的JPEG压缩,要求对1080p视频流实时处理。我查了资料,知道要分块做DCT、量化、Zigzag扫描和Huffman编码,但不知道怎么在PL端设计流水线让吞吐量够。担心DDR带宽瓶颈,还有熵编码的变长码字处理。求推荐算法优化方案和参考设计,以及答辩时怎么突出工程创新点。
EE学生一枚

EE学生一枚

这家伙真懒,几个字都不愿写!
94181.40K
分享:
2026年,AI芯片公司实习要求掌握‘模型剪枝+FPGA部署’,应届生如何通过开源项目(如Vitis AI)快速积累项目经验?上一篇
2026年,大学生FPGA学习:做完‘正点原子’例程后,如何通过‘基于FPGA的伪随机数生成器’项目进阶理解LFSR和时序约束?下一篇
FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
还没有人回答,第一个参与下?
我要回答
回答被采纳奖励100个积分
FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
请先登录