首页
免费试学
零基础
开发工具下载
vitis
课程
中级精进课程(送板卡+证书)
PRO
初级启航课程(含板卡+证书)
HOT
证书
FPGA工程师证书(初级)
FPGA工程师证书(中级)
就业级
FPGA工程师证书(高级)
资源下载
资源分享
行业资讯
技术分享
工程案例
新人福利
free
FPGA入门精选
精选课程
免费领取课程攻略
free
平台使用手册
互动社区
登录
首页
-
所有问题
-
其他
-
正文
2026年,做基于Zynq的实时红外图像处理毕设,如何在PL端实现非均匀校正和边缘检测的流水线加速?
逻辑电路初学者
其他
3小时前
0
0
3
老师好,我选的毕设题目是基于Zynq的实时红外图像处理系统,要求在PL端用Verilog实现非均匀校正和Sobel边缘检测。但我现在卡在算法流水线设计上:非均匀校正需要查表运算,Sobel需要两个方向的卷积,两者串行处理延迟太大,达不到实时60fps的要求。请问如何将它们设计成深度流水线结构,同时处理好中间结果的存储和带宽问题?有没有现成的IP核或参考架构?
逻辑电路初学者
这家伙真懒,几个字都不愿写!
13
605
1.82K
关注
(0)
私信(0)
打赏(0)
生成海报
0
收藏
0
0
分享:
2026年,孩子是电子科大微电子专业大二,家长如何帮他利用暑假完成‘基于FPGA的RISC-V CPU’项目并规划大三竞赛?
上一篇
2026年秋招,数字IC前端面试被问‘如何用Verilog实现一个支持AXI4-Stream的包过滤引擎’,如何从状态机和流水线角度系统回答?
下一篇
还没有人回答,第一个参与下?
登录
我要回答
回答被采纳奖励100个积分
请先登录
立即登录