2026年秋招,数字IC前端设计岗位的笔试中,关于“低功耗设计”的考察越来越细,除了门控时钟和电源门控,现在是否会深入考察“多电压域设计”、“动态电压频率缩放(DVFS)的实现”以及“基于UPF的功耗意图描述与验证”?该如何系统复习?
准备2026年秋招的数字IC前端设计岗位,发现很多公司的笔试题里低功耗设计的比重很大。除了常见的门控时钟(Clock Gating)和电源门控(Power Gating)原理,现在笔试是否会深入考察多电压域(Multi-Voltage Domain)设计中Level Shifter和Isolation Cell的插入规则?动态电压频率缩放(DVFS)在RTL级和系统级是如何具体实现的?以及现在业界常用的统一功耗格式(UPF)是如何描述功耗意图,并在验证流程中使用的?感觉学校课程和普通教材讲得比较浅,想知道该如何系统性地学习和复习这些高阶的低功耗设计知识,有没有推荐的书籍、开源项目或者实践方法?