FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
登录
首页-所有问题-其他-正文

2026年,作为微电子专业研一学生,导师方向偏器件,想自学数字IC设计并完成一个‘基于RISC-V的简易SoC’项目作为求职亮点,该如何从Verilog基础到系统集成规划学习路径?

逻辑电路学习者逻辑电路学习者
其他
1天前
0
0
6
我是微电子专业研一学生,导师主要做半导体器件,对电路设计涉及不多。看到数字IC设计岗位火热,尤其是RISC-V方向,很想自学并完成一个能写在简历上的SoC项目。目前只学过数电模电,Verilog刚入门。想请教各位前辈,如何系统地从Verilog语法、数字电路设计,逐步过渡到学习CPU微架构(如RISC-V)、总线协议(如AHB/APB),最终集成一个包含处理器、存储和外设控制器的简易SoC?有哪些开源核(如蜂鸟E203)和验证平台推荐?整个学习周期大概需要多久?
逻辑电路学习者

逻辑电路学习者

这家伙真懒,几个字都不愿写!
93581.42K
分享:
2026年,工作4年的FPGA工程师,感觉一直在做通信协议栈,技术栈单一,想转型做‘数据中心加速卡(DPU/SmartNIC)开发’,需要补充哪些关于高速以太网(如200G/400G)、虚拟化(SR-IOV)和片上网络(NoC)的知识?上一篇
2026年秋招,模拟IC岗位笔试中关于‘低压差线性稳压器(LDO)’的题目,除了基本结构和PSRR,是否会深入考察‘无片外电容(Cap-less)设计’、‘瞬态响应优化’和‘全集成式LDO在SoC中的稳定性挑战’?该如何备考?下一篇
FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
还没有人回答,第一个参与下?
我要回答
回答被采纳奖励100个积分
FPGA线上课程平台|最全栈的FPGA学习平台|FPGA工程师认证培训
请先登录